您当前的位置:首页>电子信息>Cache:致性片上网络路由和流控研究

Cache:致性片上网络路由和流控研究

资料类别:电子信息

文档格式:PDF电子版

文件大小:32.99 MB

资料语言:中文

更新时间:2021-02-14 20:21:44



推荐标签: 网络 研究 路由 cache 致性片上

内容简介

Cache:致性片上网络路由和流控研究
作 者: 马胜,王志英 著
出版时间: 2013
内容简介
  Cache一致性众核体系结构片上网络的设计与优化是当前计算机领域的前沿和热点研究内容。《Cache一致性片上网络路由和流控研究》“基于Cache一致性协议的结构和通信特征对片上网络路由和流控优化设计”这一目标,分7章分别介绍了相关工作,内容包括:研究背景和国内外研究现状,面向负载整合工作模式的路由算法设计,自适应路由算法流控机制的设计,全报文发送虚通道的分配策略,Cache一致性torus片上网络的死锁避免机制,以及高效支持Cache-致性协议中的聚合通信等。最后给出了对未来工作的展望。《Cache一致性片上网络路由和流控研究》可作为高等院校计算机科学与技术相关专业的高年级本科生、研究生、教师、研究人员及工程技术人员的参考书,也可作为相关专业的研究生教材。
目录
1.1 研究背景
1.1.1 众核时代的到来
1.1.2 片上网络的提出
1.1.3 众核结构Cache一致性协议
1.2 国内外研究现状
1.2.1 国外研究现状
1.2.2 国内研究现状
1.3 研究目标和研究意义
1.4 研究内容和创新点
1.4.1 主要研究内容
1.4.2 创新点
1.5 本书组织结构
第2章 Cache一致性片上网络
2.1 片上网络背景知识
2.1.1 拓扑结构
2.1.2 路由算法
2.1.3 流控机制
2.1.4 路由器微结构和流水线
2.2 一致性协议对NoC设计的影响
2.2.1 一致性协议存在的必然性
2.2.2 一致性协议通信特性
2.3 模拟环境和性能测试方法学
2.3.1 Booksim模拟器
2.3.2 网络性能测试方法
2.3.3 FeS2模拟器
2.4 本章小结
第3章 负载整合模式的路由设计
3.1 引言
3.2 相关研究
3.3 研究动机
3.3.1 局部自适应算法的局限性
3.3.2 应用程序内部的干扰
3.3.3 应用程序之间的干扰
3.4 面向负载整合的自适应路由
3.4.1 拥塞信息传播网络
3.4.2 DBAR路由器微结构
3.5 实验评估
3.5.1 单区域性能
3.5.2 多区域性能
3.5.3 Concentrated Mesh性能
3.6 硬件开销讨论
3.6.1 连线资源
3.6.2 路由器开销
3.6.3 功耗和能量延迟积
3.7 进一步讨论
3.7.1 拥塞信息传播网络带宽
3.7.2 DBAR的可扩展性
3.7.3 拥塞信息传播延迟
3.8 本章小结
第4章 完全自适应路由的流控设计
第5章 Torus片上网络的流控设计
第6章 归约和多播通信的路由设计
第7章 结束语
参考文献

上一章:图解密码技术 下一章:无线电基础电路实作(修订版)

相关文章

无线传感器网络数据融合与路由的研究 无线自组织网络路由及MAC协议关键技术研究 基于自然计算的无线多跳网络QoS路由研究(英文) 可重构片上网络 基于片上去耦电容的配电网络 原书第二版 网络故障分析 路由篇 下 机会网络路由算法 网络故障分析路由篇 上册