您当前的位置:首页>电子信息>数字电路设计与Verilog HDL

数字电路设计与Verilog HDL

资料类别:电子信息

文档格式:PDF电子版

文件大小:4874 KB

资料语言:中文

更新时间:2021-02-18 14:25:39



推荐标签: verilog 数字 电路设计 hdl

内容简介

数字电路设计与Verilog HDL
作 者: 张亮 
 
出版时间:2000/10/1

内容简介
本书首先概述了数字集成电路发展的历史与未来,指出了硬件描述语言(HDL)在设计数字电路中所起的作用,并系统概要地讲解了Verilog HDL的语法要点。在此基础上,本书以Verilog HDL为工具,介绍了几种描述电路和方法与技巧,列举了几个典型电路的描述实例,然后用80C51单片机、硬盘控制器和PCI总线控制器接口等子系统的设计实例分别讲解了自顶向下的层次化设计方法、同步与异步数据流的控制.

目录
第1章  数字集成电路设计概述  1
1.1  集成电路设计方法演变  1
1.2  硬件描述语言(HDL)  3
1.3  数字集成电路设计的典型流程  4
1.4  系统级集成电路设计技术  6
1.4.1  系统级集成电路设计方法  6
1.4.2  系统级集成电路设计中的IP问题  7
1.4.3  系统级集成电路测试技术  8
1.4.4  系统级集成电路芯片加工技术  9
1.4.5  系统级集成电路的发展未来  9
第2章  硬件描述语言Verilog HDL语法简介  11
2.1  Verilog HDL的发展与特点  11
2.2  模块(Module)概念  12
2.3  基本数据类型  14
2.4  基本操作数与表达式  16
2.5  过程语句  19
2.5.1  for循环语句  20
2.5.2  while循环语句  20
2.5.3  case语句  21
2.5.4  repeat循环语句  22
2.5.5  forever循环语句  23
2.6  时间与事件的概念  23
2.7  时间与事件流的控制  25
2.8  并行的概念  29
2.8.1  fork-join结构  29
2.8.2  disable语句  29
2.9  功能与任务  30
2.10  描述的类型  32
2.10.1  行为级描述  32
2.10.2  结构级描述  34
2.10.3  混合模式表达  35
2.11  不同模块中的变量存取  36
第3章  几种提高效率的电路描述方法与技巧  41
......

上一章:数字逻辑设计与VHDL描述 下一章:Protel 2004实用教程:原理图与PCB设计

相关文章

数字系统设计与Verilog HDL 数字系统设计与Verilog HDL 第四版 Verilog HDL与数字ASIC设计基础 Verilog HDL数字设计与综合(第二版) 复杂数字电路与系统的Verilog HDL设计技术 数字系统设计与Verilog HDL(第5版) 基于Verilog HDL与Cadence的数字系统设计技术 数字逻辑与数字系统设计:基于Proteus VSM和Verilog HDL