您当前的位置:首页>电子信息>纳米级CMOS超大规模集成电路可制造性设计

纳米级CMOS超大规模集成电路可制造性设计

资料类别:电子信息

文档格式:PDF电子版

文件大小:114.47 MB

资料语言:中文

更新时间:2021-02-11 13:59:28



推荐标签: cmos 设计 集成电路 纳米 制造 纳米级 超大规模

内容简介

纳米级CMOS超大规模集成电路可制造性设计
作 者: (美)Sandip Kundu,(印)Aswin Sreedhar,等著 王昱阳,谢文邀 译
出版时间: 2014
内容简介
  《纳米级CMOS超大规模集成电路可制造性设计》的内容包括:CMOSVLSI电路设计的技术趋势;半导体制造技术;光刻技术;工艺和器件的扰动和缺陷分析与建模;面向可制造性的物理设计技术;测量、制造缺陷和缺陷提取;缺陷影响的建模和合格率提高技术;物理设计和可靠性;DFM工具和DFM方法。
目录
第1章 绪论
1.1技术趋势:延续摩尔定律
1.1.1器件的改进
1.1.2材料科学的贡献
1.1.3深亚波长光刻
1.2可制造性设计
1.2.1DFM的经济价值
1.2.2偏差
1.2.3对基于模型的DFM方法的需求
1.3可n靠性设计
1.4小结
参考文献
第2章 半导体制造
2.1概述
2.2图形生成工艺
2.2.1光刻
2.2.2刻蚀技术
2.3光学图形生成
2.3.1照明系统
2.3.2衍射
2.3.3成像透镜系统
2.3.4曝光系统
2.3.5空间像与缩小成像
2.3.6光刻胶图形生成
2.3.7部分相干
2.4光刻建模
2.4.1唯象建模
2.4.2光刻胶的完全物理建模
2.5小结
参考文献
第3章 工艺和器件偏差:分析与建模
3.1概述
3.2栅极长度偏差
3.2.1光刻导致的图形化偏差
3.2.2线边缘粗糙度:理论与特性
3.3栅极宽度偏差
3.4原子的波动
3.5金属和电介质厚度偏差
3.6应力引起的偏差
3.7小结
参考文献
第4章 面向制造的物理设计
4.1概述
4.2光刻工艺窗口的控制
4.3分辨率增强技术
4.3.1光学邻近效应修正
4.3.2亚分辨率辅助图形
4.3.3相移掩膜
4.3.4离轴照明
4.4DFM的物理设计
4.4.1几何设计规则
……
第5章 计量、制造缺陷以及缺陷提取
第6章 缺陷影响的建模以及成品率提高技术
第7章 物理设计和可靠性
第8章 可制造性设计:工具和方法学
上一章:光电子学 [刘旭 编著] 2014年版 下一章:现代开关电源技术及其应用

相关文章

CMOS超大规模集成电路设计 第四版 2012年版 CMOS超大规模集成电路设计(第四版 英文版) 纳米CMOS电路和物理设计 数字集成电路设计:从VLSI体系结构到CMOS制造 数字集成电路设计:从VLSI体系结构到CMOS制造(英文版) SMT可制造性设计 纳米CMOS集成电路:从基本原理到专用芯片实现 纳米集成电路制造工艺