您当前的位置:首页>电子信息>数字电子技术全程辅导及实例详解

数字电子技术全程辅导及实例详解

资料类别:电子信息

文档格式:PDF电子版

文件大小:77.06 MB

资料语言:中文

更新时间:2021-02-12 16:36:28



推荐标签: 数字 电子技术 实例 详解 全程 辅导 辅导

内容简介

数字电子技术全程辅导及实例详解
作 者: 肖看,王贞炎
出版时间: 2013
内容简介
  《数字电子技术全程辅导及实例详解》系统地介绍数字电子技术的基本原理和分析方法,通过大量实例阐述数字电子器件的工作原理、数字电子线路的设计方法和集成数字电路的应用等方面的问题。全书共分十一章。前四章分别讲述逻辑基础、门电路、可编程器件与Verilog HDL基础、布尔逻辑与化简等数字电路的逻辑基础与器件基础。第5章着重介绍常见的组合逻辑电路。时序逻辑电路安排了6、7两章介绍,第6章阐述锁存器和触发器的原理与特点,第7章介绍典型的时序逻辑电路。组合逻辑电路和时序逻辑电路均介绍常用的VerilogHDL描述方法。第8~第10章分别介绍存储器、脉冲波形的产生与整形及数模模数转换,覆盖面较宽。《数字电子技术全程辅导及实例详解》的最后一章即第11章重点介绍数字系统设计中要考虑的一些实际因素,增强了《数字电子技术全程辅导及实例详解》的实用性与工程性。《数字电子技术全程辅导及实例详解》适合电气、电子、信息技术类和计算机科学类专业的学生和教师,以及相关工程技术人员阅读和参考。
目录
第1章 数字逻辑基础
1.1 数字量与模拟量
1.2 数制
1.2.1 十进制(基数10)
1.2.2 二进制(基数2)
1.2.3 十-二进制转换
1.2.4 八进制(基数8)
1.2.5 八进制转换
1.2.6 十六进制(基数16)
1.2.7 十六进制转换
1.3 码制
1.3.1 二进制补码
1.3.2 BCD码
1.3.3 ASCII码
1.4 数字信号与开关
1.4.1 数字信号
1.4.2 电路开关
1.4.3 继电器开关
1.4.4 二极管开关
1.4.5 晶体管开关
1.4.6 TTL集成电路
1.4.7 CMOS集成电路
1.4.8 开关电路的Proteus仿真
1.5 小结
第2章 逻辑门
2.1 基本逻辑门
2.1.1 与门
2.1.2 或门
2.1.3 时序分析
2.1.4 允许和禁止功能
2.1.5 集成逻辑门的应用
2.1.6 故障排查技术简介
2.1.7 非门
2.2 其他逻辑门
2.2.1 与非门
2.2.2 或非门
2.2.3 异或门
2.2.4 同或门
2.2.5 奇偶发生器/校验器
2.3 逻辑电路类型与工作特性
2.3.1 TTL电路
2.3.2 TTL电路电压与电流额定值
2.3.3 TTL电路的其他参数
2.3.4 改进型TTL电路
2.3.5 CMOS电路
2.3.6 发射极耦合逻辑电路
2.3.7 逻辑电路比较
2.3.8 逻辑电路连接
2.4 小结
第3章 可编程器件与硬件描述语言基础
3.1 PLD的设计流程
3.2 PLD的结构
3.2.1 SPLD
3.2.2 CPLD
3.2.3 FPGA
3.2.4 应用PLD实现基本逻辑电路设计
3.3 VerilogHDL基础
3.3.1 标识符
3.3.2 注释
3.3.3 格式
3.3.4 数字值集合
3.3.5 数据类型
3.3.6 寄存器类型
3.3.7 运算符和表达式
3.3.8 结构建模
3.3.9 数据流建模
3.3.10 行为建模
3.4 小结
第4章 布尔代数与化简
4.1 组合逻辑
4.2 布尔代数定律和运算规则
4.2.1 布尔代数定律
4.2.2 布尔代数运算规则
4.2.3 应用布尔代数进行组合逻辑化简
4.3 德·摩根定理与应用
4.3.1 德·摩根定理
4.3.2 圆圈变换法
4.3.3 与非门和或非门的通用性
4.3.4 利用与-或-非门实现乘积和表达式
4.4 卡诺图
4.5 CPLD设计应用
4.6 小结
第5章 组合逻辑电路
5.1 算术运算与电路
5.1.1 二进制运算
5.1.2 二进制补码运算
5.1.3 BCD码运算
5.1.4 算术运算电路
5.1.5 二进制补码加法器/减法器电路
5.1.6 BCD码加法电路
5.1.7 BCD码加法器仿真
5.1.8 算术/逻辑单元
5.2 比较器
5.3 译码器
5.3.1 三位二-八进制译码器
5.3.2 八进制译码器IC
5.3.3 八进制译码器仿真
5.3.4 BCD码译码器IC
5.3.5 十六进制译码器IC
5.4 编码器
5.4.1 十进制-BCD码编码器
5.4.2 BCD码编码器仿真
5.4.3 八进制-二进制编码器
5.5 代码转换器
5.5.1 BCD码与二进制码之间的转换
5.5.2 应用74148将BCD码转换为二进制码
5.5.3 BCD码-7段码转换器
5.5.4 格雷码
5.5.5 格雷码转换
5.6 多路转换器
5.6.1 8线多路转换器74151
5.6.2 74151多路转换器仿真
5.6.3 由多路转换器实现的组合逻辑功能
5.7 多路分配器
5.8 组合逻辑电路的Verilog建模
5.9 CPLD设计应用
5.10 小结
第6章 锁存器与触发器
6.1 锁存器
6.1.1 基本RS锁存器
6.1.2 门控RS锁存器
6.1.3 门控D锁存器
6.1.4 集成D锁存器
6.2 触发器
6.2.1 JK触发器
6.2.2 T触发器
6.2.3 D触发器
6.2.4 D触发器功能转换
6.3 锁存器与触发器的Verilog建模
6.4 小结
第7章 时序逻辑电路
7.1 概述
7.1.1 时序逻辑电路的模型
7.1.2 时序逻辑电路的分类
7.1.3 时序逻辑电路的表达
7.1.4 时序逻辑电路的分析
7.2 寄存器和移位寄存器
7.2.1 8位寄存器
7.2.2 移位寄存器基础
7.2.3 集成移位寄存器
7.2.4 移位寄存器系统设计应用
7.2.5 用移位寄存器驱动步进电机
7.2.6 三态缓冲器与收发器
7.3 计数器
7.3.1 纹波计数器
7.3.2 N分频纹波计数器设计
7.3.3 集成纹波计数器
7.3.4 同步计数器
7.3.5 集成同步加/减计数器
7.3.6 环形移位计数器和Johnson移位计数器
7.4 时序逻辑电路的VerilogHDL建模
7.4.1 移位寄存器的Verilog建模
7.4.2 计数器的Verilog建模
7.5 CPLD设计应用
7.6 小结
第8章 存储器
8.1 存储器的概念
8.2 静态RAM
8.3 动态RAM
8.3.1 读周期时序图
8.3.2 写周期时序图
8.3.3 刷新周期时序图
8.3.4 动态RAM控制器
8.4 只读存储器
8.4.1 掩模ROM
8.4.2 熔丝PROM
8.4.3 EPROM、EEPROM和快闪存储器
8.5 存储器的扩展与地址译码
8.6 磁存储器和光存储器
8.6.1 磁存储器:软盘和硬盘
8.6.2 光存储器:CD、CD-R、CD-RW和DVD
8.7 小结
第9章 脉冲波形的产生与整形
9.1 施密特触发器
9.2 单稳态触发器
9.2.1 电容充放电速率
9.2.2 单稳态多谐振荡器
9.2.3 集成单稳态多谐振荡器
9.2.4 可重复触发单稳态多谐振荡器
9.3 多谐振荡器
9.4 晶体振荡器
9.5 555定时器及其应用
9.5.1 555定时器的非稳态运行
9.5.2 555非稳态多谐振荡器仿真
9.5.3 555定时器的单稳态运行
9.6 小结
第10章 数模转换与模数转换
10.1 预备知识
10.1.1 数字量和模拟量表示
10.1.2 运算放大器基础
10.2 数模转换器
10.2.1 二进制权D/A转换器
10.2.2 R/2R梯形D/A转换器
10.2.3 集成D/A转换器电路
10.2.4 集成数据转换器电路说明
10.3 模数转换器
10.3.1 并行编码A/D转换器
10.3.2 计数器斜坡A/D转换器
10.3.3 逐次近似A/D转换
10.3.4 集成A/D转换器电路
10.4 数据获取系统应用
10.4.1 模拟多路开关(AM3705)
10.4.2 采样保持电路(LF198)
10.4.3 增益可编程测量放大器(LH0084)
10.4.4 模数转换器(ADC0804)
10.5 传感器和信号调节
10.5.1 热敏电阻
10.5.2 线性集成温度传感器电路
10.5.3 应变测量仪
10.6 小结
第11章 数字电路设计的考虑因素
11.1 组合逻辑电路的竞争-冒险现象
11.2 触发器时间参数
11.3 自动复位
11.4 开关去抖动
11.5 上拉电阻阻值的确定
11.6 实际输入输出信号考虑
11.6.1 5V电源
11.6.2 50Hz时钟
11.6.3 发光二极管驱动
11.6.4 自锁警报系统的光电晶体管输入端
11.6.5 利用光耦合器进行电平移位
11.6.6 带光电断续开关的事件计数
11.6.7 功率MOSFET在继电器和交流电机驱动中的应用
11.6.8 利用模拟比较器进行电平检测
11.6.9 使用霍尔效应开关作为数字电路输入
11.6.10 CPLD或FPGA的多路I/O连接
11.7 小结

上一章:信号与系统 [胡光锐,徐昌庆 编著] 2013年版 下一章:信号完整性测量技术

相关文章

电工技术全程辅导及实例详解 模拟电子技术全程辅导及实例详解 数字电子技术学习辅导及习题详解 数字电子技术学习辅导及习题详解 数字信号处理学习辅导及习题详解 《数字信号处理及MATLAB实现(第二版)》学习辅导与习题详解 Matlab/Simulink通信系统建模与仿真实例分析学习辅导和习题详解 基于QuartusII的数字系统VerilogHDL设计实例详解